Multimedia Applications Processors - Low Power Optimization, Integrated Electronic Paper Display (EPD), Arm® Cortex®-A8 Core

製品詳細

セクションを選択:

ブロック図

i.MX507 Multimedia Applications Processor Block Diagram

i.MX507 Multimedia Applications Processor Block Diagram

Features

CPU Complex

  • Up to 800 MHz Arm® Cortex™-A8
  • 32 KB instruction and data caches
  • Unified 256 KB L2 cache
  • NEON™ SIMD media accelerator
  • Vector floating point coprocessor

Multimedia

  • 32-bit primary display support up to SXGA+ resolution
  • EPD Controller supporting up to 4096 x 4096 resolution
  • Pixel Processing Pipeline (ePxP) supporting CSC, Combine, Rotate, Gamma Mapping

Simultaneous EPD and LCD support

  • Pixel Processing Pipeline (PxP) supporting CSC, Combine, Rotate, Gamma Mapping

External Memory Interface

  • Up to 2GB of LP-DDR2, DDR2 and LP-DDR1(mDDR), 16/32-bit
  • SLC/MLC NAND flash, 8/16-bit with 32-bit ECC

Advanced Power Management

  • Multiple independent power domains
  • State Retention Power Gating (SRPG)
  • Dynamic voltage and frequency scaling (DVFS)

Connectivity

  • High-Speed USB 2.0 OTG with PHY
  • High-Speed USB 2.0 Host with PHY
  • 10/100 Ethernet controller

Controllers

  • Wide array of serial interfaces, including SDIO, SPI, I2C and UART
  • I2S audio interface

Product Longevity

Part numbers include: MCIMX507CVK8B, MCIMX507CVM1B, MCIMX507CVM8B.

ドキュメンテーション

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 12 ドキュメント

全て表示

設計・ファイル

1 設計・ファイル

ハードウェア

2 ハードウェア提供

  • placeholder image
    エミュレータ/プローブ

    IMX_MFG_TOOL

  • placeholder image
    評価/開発ボードおよびシステム

    i.MX50 Evaluation Kit

ソフトウェア

4 ソフトウェア・ファイル

注: より快適にご利用いただくために、ソフトウェアのダウンロードはデスクトップで行うことを推奨します。

エンジニアリング・サービス

1-5 の 19 エンジニアリング・サービス

全て表示

本製品をサポートするパートナーの一覧は、 パートナーマーケットプレイス.

トレーニング

3 トレーニング

サポート

お困りのことは何ですか??