8-Bit LVTTL-to-GTL Transceiver

製品画像を見る

製品詳細

セクションを選択:

ブロック図

GTL2018 Block Diagram

GTL2018 Block Diagram

Features

  • Operates as an octal GTL-/GTL/GTL+ sampling receiver or as an LVTTL to GTL-/GTL/GTL+ driver
  • 3.0 V to 3.6 V operation with 5 V tolerant LVTTL input
  • GTL input and output 3.6 V tolerant
  • Vref adjustable from 0.5 V to 0.5VCC
  • Partial power-down permitted
  • Latch-up protection exceeds 100 mA per JESD78
  • ESD protection exceeds 2000 V HBM per JESD22-A114 and 1000 V CDM per JESD22-CC101
  • AEC-Q100 compliance available
  • Package offered: TSSOP24

ドキュメンテーション

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 7 ドキュメント

全て表示

設計・リソース

設計・ファイル

1 設計・ファイル

  • シンボルおよびフットプリント

    GTL2018PW-TSSOP24-CAD Symbol and PCB Footprint – BXL File

ハードウェア

1 ハードウェア提供

エンジニアリング・サービス

2 エンジニアリング・サービス

本製品をサポートするパートナーの一覧は、 パートナーマーケットプレイス.

サポート

お困りのことは何ですか??