32 Bit Microcontroller

製品詳細

セクションを選択:

ブロック図

MPC565 Block Diagram

MPC565 Block Diagram

Features

General

  • 1 MB of internal flash memory (divided into two blocks of 512 KB)
  • 36 KB static RAM
  • Three time processor units (TPU3)
  • A 22-timer channel modular I/O system (MIOS14)
  • Three TouCAN modules
  • Two enhanced queued analog system with analog multiplexors (AMUX) for 40 total analog channels. These modules are configured so each module can access all 40 of the analog inputs to the part
  • Two queued serial multi-channel modules, each of which contains a queued serial peripheral interface (QSPI) and two serial controller interfaces (SCI/UART)
  • A J1850 (DLCMD2) communications module
  • A NEXUS debug port (class 3) – IEEE®ISTO 5001-1999
  • JTAG and background debug mode (BDM)

ドキュメンテーション

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 97 ドキュメント

全て表示

設計・ファイル

2 設計・ファイル

  • シミュレーションとモデル

    IBIS models for the MPC565

  • プリント基板と回路図

    MPC566EVB Evaluation Board Schematic for the MPC565/566/535/536

ハードウェア

3 ハードウェア提供

ソフトウェア

2 ソフトウェア・ファイル

注: より快適にご利用いただくために、ソフトウェアのダウンロードはデスクトップで行うことを推奨します。

エンジニアリング・サービス

1-5 の 7 エンジニアリング・サービス

全て表示

本製品をサポートするパートナーの一覧は、 パートナーマーケットプレイス.

トレーニング

4 トレーニング