32-bit Microcontrollers

  • 新規採用非推奨
  • このページでは、新規設計を推奨しない製品に関する情報を掲載しています。

製品詳細

セクションを選択:

ブロック図

MPC555 Block Diagram

MPC555 Block Diagram

Features

  • 40 MHz core with floating point unit
  • 26 KB of static RAM
  • 448 KB flash EEPROM memory with 5-volt programming (CMF)
  • Flexible memory protection unit
  • GPIO support
  • Two time processor units (TPU3)
  • 18-channel modular I/O system (MIOS1)
  • Two queued analog-to-digital converter modules (QADC)
  • Two CAN 2.0B controller modules (TouCANs)
  • Queued serial multi-channel module (QSMCM)
  • U-bus system interface unit (USIU)

ドキュメンテーション

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 101 ドキュメント

全て表示

設計・リソース

設計・ファイル

3 設計・ファイル

  • シミュレーションとモデル

    IBIS models for the MPC555

  • シミュレーションとモデル

    IBIS models for the MPC555 Rev M

  • プリント基板と回路図

    MPC555 Evaluation Board Schematics

ハードウェア

1 ハードウェア提供

ソフトウェア

1 ソフトウェア・ファイル

注: より快適にご利用いただくために、ソフトウェアのダウンロードはデスクトップで行うことを推奨します。

サポート

お困りのことは何ですか??