32-bit MCU for Automotive ADAS Applications

  • 新規採用非推奨
  • このページでは、新規設計を推奨しない製品に関する情報を掲載しています。

ブロック図

MPC5561 Microcontroller Block Diagram

MPC5561 Microcontroller Block Diagram

Features

Our e200z6 Core

  • High-performance 132 MHz 32-bit core with variable length encoding (VLE) built on Power Architecture technology
  • Single instruction multiple data (SIMD) module for DSP and floating point capabilities

Memory

  • 1 MB of embedded flash memory with error correction coding (ECC) and read while write (RWW) capability
  • Flash: Up to 3 MB
  • 32 KB of cache (with line-locking) that can be configured as additional RAM

System

  • High-speed sensor interface
  • Integrated FlexRay controller
  • Crossbar architecture for efficient data flow
  • 32-channel enhanced direct memory access controller with advance scatter/gather
  • Interrupt controller capable of handling 281 selectable-priority interrupt sources
  • Frequency modulated phase-locked loop to assist in electromagnetic interference management
  • Nexus IEEE®-ISTO 5001 class 3+ multicore debug capabilities
  • 5/3.3V IO, 5V ADC, 3.3V/1.8V bus, 1.5V core
  • 324-pin plastic ball grid array (PBGA) package
  • Temperature range: -40ºC to +125ºC

I/O

  • 20-channel dual enhanced queued analog-to-digital converter—up to 12-bit resolution and up to 1.25 ms conversions, six queues with triggering and DMA support
  • Two deserial serial peripheral interface (DSPI) modules—16 bits wide and up to six chip selects each
  • Two FlexCAN modules compatible with TouCAN
  • Four enhanced serial communication interface (eSCI) modules
  • 24-channel enhanced multiple I/O system with unified channels

ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 58 ドキュメント

全て表示

デザイン・ファイル

3 設計・ファイル

ハードウェア

3 ハードウェア提供

ソフトウェア

5 ソフトウェア・ファイル

注: より快適にご利用いただくために、ソフトウェアのダウンロードはデスクトップで行うことを推奨します。

トレーニング

1 トレーニング

サポート

お困りのことは何ですか??