SafeAssure®(機能安全)
NXPは機能安全に関して、品質と信頼性を重視しています。NXPのSafeAssureプログラムは、ISO 26262に準拠した形でシステム・レベルの安全要件を簡素化します。
お客様の素早い設計とより早い製品化を実現する、技術情報と専門知識をご紹介します。
S12ZVLプラットフォームは、S12 MagniVミックスド・シグナルMCU製品ラインの一部であり、スペースに制約のある車載LINノード向けに低コストで高集積のソリューションを提供します。8~128Kのフラッシュ・メモリ・サイズで、プラットフォームの標準化に向けた拡張性を確保しています。
S12ZVLは高性能のS12Zコアを12 V~5 Vの電圧レギュレータおよびLIN物理層トランシーバと統合し、センサ・インターフェース、アクチュエータ、スイッチ・パネル、周辺照明などの車載および産業用アプリケーションを実現します。
| 48-LQFP | ||||||||||
|---|---|---|---|---|---|---|---|---|---|---|
| S12ZVLA | S12ZVL | S12ZVL | ||||||||
| Memory | Flash [kB] | 128 | 96 | 64 | 128 | 96 | 64 | 32 | 16 | 8 |
| EEPROM [kB] | 2 | 1 | 2 | 1 | 0.128 | |||||
| RAM [kB] | 8 | 4 | 8 | 4 | 1 | 0.5 | ||||
| UHV | V reg | 5V / 3.3V ; 70mA or up to 170 (with ballast option / BCTL) |
5V; 70mA or up to 170 (with ballast option / BCTL) |
|||||||
| V reg tolerance | 2% | 3% | 3% | |||||||
| PHY | LIN | |||||||||
| HVI | 1 | |||||||||
| Analog | ADC (LB) channel | 10 | ||||||||
| ADC (LB) resolution | 12 Bit | 10 Bit | 10 Bit | |||||||
| ACMP with 8bit DAC | 1 | - | - | |||||||
| PGA | 1 | - | - | |||||||
| PGA levels | 10/20/40/80x | - | - | |||||||
| Comms | SCI | 2 | ||||||||
| SPI | 1 | |||||||||
| IIC | 1 | |||||||||
| MSCAN | 1 | - | ||||||||
| Tim | Timer (6+2ch) | 6ch + 2ch (16 Bit) | ||||||||
| PWM | 8ch 8Bit (or 4ch 16Bit) | |||||||||
| I/O | GPIO | 35 | - | |||||||
| intrr. Cap. IO (5/12v) | 22/1 | |||||||||
| eVdd (5V/20mA) | 1 | |||||||||
| N-GPIOs (5V / 25mA) | 3 | 1 | ||||||||
| Temperature options | C / V / M | C / V / M | ||||||||
| 32-LQFP | 32-QFN | 32-LQFP | 32-QFN | ||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| S12ZVLA | S12ZVL | S12ZVLA | S12ZVL | S12ZVLS | |||||||||||
| Memory | Flash [kB] | 128 | 96 | 64 | 128 | 96 | 64 | 128 | 96 | 64 | 32 | 16 | 8 | 32 | 16 |
| EEPROM [kB] | 2 | 1 | 2 | 1 | 2 | 1 | 0.128 | ||||||||
| RAM [kB] | 8 | 4 | 8 | 4 | 8 | 4 | 1 | 0.5 | 1 | ||||||
| UHV | V reg | 5V / 3.3V ; 70mA or up to 170 (with ballast option / BCTL) |
5V; 70mA or up to 170 (with ballast option / BCTL) |
||||||||||||
| V reg tolerance | 2% | 3% | 2% | 3% | |||||||||||
| PHY | LIN | ||||||||||||||
| HVI | 1 | ||||||||||||||
| Analog | ADC (LB) channel | 6 | 7 | 6 | |||||||||||
| ADC (LB) resolution | 12 Bit | 10 Bit | 12 Bit | 10 Bit | |||||||||||
| ACMP with 8bit DAC | 1 | 0 | 1 | - | |||||||||||
| PGA | 1 | - | 1 | - | |||||||||||
| PGA levels | 10/20/40/80x | - | 10/20/40/80x | - | |||||||||||
| Comms | SCI | 2 | |||||||||||||
| SPI | 1 | ||||||||||||||
| IIC | 1 | ||||||||||||||
| MSCAN | 1 | - | |||||||||||||
| Tim | Timer (6+2ch on silicon) | 6ch + 2ch (16 Bit) | |||||||||||||
| PWM | 8ch (16Bit) | 8ch 8Bit (or 4ch 16Bit) | |||||||||||||
| I/O | GPIO | 20 | |||||||||||||
| intrr. Cap. IO (5/12v) | 16/1 | ||||||||||||||
| eVdd (5V/20mA) | 1 | ||||||||||||||
| N-GPIOs (5V / 25mA) | 1 | 1 | 3 | ||||||||||||
| Temperature options | C / V / M | C / V / M | |||||||||||||
|
|
|
|
|
|
|
|---|---|---|---|---|---|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
クイック・リファレンス ドキュメンテーションの種類
1-10 件/全 38 ドキュメント
コンパクトリスト
セキュアファイルの読み込み中、しばらくお待ちください。
4 設計・ファイル
セキュアファイルの読み込み中、しばらくお待ちください。
4 ハードウェア提供




この製品をサポートするその他のパートナー製品を見つけるには、当社の Web サイトにアクセスしてください パートナーマーケットプレイス.
クイック・リファレンス ソフトウェア・タイプ.
1-5 件/全 12 ソフトウェア・ファイル
追加ソフトウェアを利用可能 パートナー・ソリューションの特集を表示.
注: より快適にご利用いただくために、ソフトウェアのダウンロードはデスクトップで行うことを推奨します。
セキュアファイルの読み込み中、しばらくお待ちください。
3 エンジニアリング・サービス
There are no results for this selection.
この製品をサポートするその他のパートナー製品を見つけるには、当社の Web サイトにアクセスしてください パートナーマーケットプレイス.