I2C-Bus Repeater

  • 新規採用非推奨
  • このページでは、新規設計を推奨しない製品に関する情報を掲載しています。

製品詳細

セクションを選択:

ブロック図

図を選択する。:

PCA9515 Block Diagram

PCA9515 Block Diagram

PCA9515D, PCA9515DP Block Diagram

Features

Key Features

  • 2 channel, bidirectional buffer
  • I2C-bus and SMBus compatible
  • Active HIGH repeater enable input
  • Open-drain input/outputs
  • Lock-up free operation
  • Supports arbitration and clock stretching across the repeater
  • Accommodates Standard-mode and Fast-mode I2C-bus devices and multiple controllers
  • Powered-off high-impedance I2C-bus pins
  • Operating supply voltage range of 3.0 V to 3.6 V
  • 5.5 V tolerant I2C-bus (SCLn, SDAn) and enable (EN) pins
  • 0 Hz to 400 kHz clock frequency1
  • ESD protection exceeds 2000 V HBM per JESD22-A114, 200 V MM per JESD22-A115, and 1000 V CDM per JESD22-C101
  • Latch-up testing is done to JEDEC Standard JESD78 which exceeds 100 mA
  • Packages offered: SO8 and TSSOP8 (MSOP8)
  • The maximum system operating frequency may be less than 400 kHz because of the delays added by the repeater

部品番号: PCA9515D, PCA9515DP.

ドキュメンテーション

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 18 ドキュメント

全て表示

設計・リソース

設計・ファイル

2 設計・ファイル

ハードウェア

1 ハードウェア提供

エンジニアリング・サービス

2 エンジニアリング・サービス

本製品をサポートするパートナーの一覧は、 パートナーマーケットプレイス.

サポート

お困りのことは何ですか??