Host Processor

  • 新規採用非推奨
  • このページでは、新規設計を推奨しない製品に関する情報を掲載しています。

製品画像を見る

製品詳細

セクションを選択:

ブロック図

MPC7457 Block Diagram

 MPC7457 Block Diagram

Features

  • Four integer units (3 simple + 1 complex)
  • Double-precision floating-point unit
  • Four AltiVec ® units (simple, complex, floating, and permute)
  • Load/store unit
  • Branch processing unit
  • Footprint compatible with MPC7455 and MPC7445 processors.
  • As with all processors built on Power Architecture technology, the MPC7457 is compatible with the MPC7xx family of processors from NXP®.
  • Processors based on Power Architecture technology enjoy the broadest set of operating systems, compilers, and development tools from third-party tool vendors belonging to NXP Connect partner program.
  • Three issue (plus branch) capability
  • 128-bit wide vector unit—AltiVec technology
  • Integrated 512K on-chip L2 cache (twice the size of previous generation)
  • Full Symmetric Multi-Processing capability (SMP)
  • 36-bit physical address space for direct addressability of 64 Gigabytes of memory
  • Hardware and Software Tablewalk
  • High-bandwidth 133 MHz 64-bit MPX Bus/60x Bus
  • 8 BAT registers
  • Three power-saving user-programmable modes to reduce power drawn by processor
  • Parity checking support on L1, L2 and L3 cache arrays

ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 54 ドキュメント

全て表示

設計・リソース

セクションを選択:

設計・ファイル

1-5 の 10 設計・ファイル

全て表示

サポート

お困りのことは何ですか??