Low-Ohmic Single-Pole Single-Throw Analog Switch

  • アーカイブス
  • このページには、製造中止(生産終了)となった製品の情報が記載されています。本ページに記載されている仕様および情報は、過去の参考情報です。

ブロック図

図を選択する。:

NX3L1G66/Q100 Block Diagram

NX3L1G66, Q100 Block Diagram

NX3L2G66; logic diagram

NX3L2G66; logic diagram

Features

Key Features

  • Wide supply voltage range from 1.4 V to 4.3 V
  • Very low ON resistance (peak):
    • 1.6 Ω (typical) at VCC = 1.4 V
    • 1.0 Ω (typical) at VCC = 1.65 V
    • 0.55 Ω (typical) at VCC = 2.3 V
    • 0.50 Ω (typical) at VCC = 2.7 V
    • 0.50 Ω (typical) at VCC = 4.3 V
  • High noise immunity
  • ESD protection:
    • HBM JESD22-A114E Class 3A exceeds 7500 V
    • MM JESD22-A115-A exceeds 200 V
    • CDM AEC-Q100-011 revision B exceeds 1000 V
  • CMOS low-power consumption
  • Latch-up performance exceeds 100 mA per JESD 78 Class II Level A
  • Direct interface with TTL levels at 3.0 V
  • Control input accepts voltages above supply voltage
  • High current handling capability (350 mA continuous current under 3.3 V supply)
  • Specified from -40 Cel to +85 Cel and from -40 Cel to +125 Cel

部品番号: NX3L1G66GM, NX3L1G66GW-Q100.

ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 10 ドキュメント

全て表示

設計・リソース

デザイン・ファイル

1 設計・ファイル

サポート

お困りのことは何ですか??