コンパクトリスト
お客様の素早い設計とより早い製品化を実現する、技術情報と専門知識をご紹介します。
This integrated circuit is intended for GPS receiver applications. The dual conversion design is implemented in NXP’s low–cost high performance MOSAIC 3™ silicon bipolar process and is packaged in a low–cost surface mount LQFP–48 package. In addition to the mixers, a VCO, a PLL and a loop filter are integrated on–chip. Output IF is nominally 9.5 MHz.
クイック・リファレンス ドキュメンテーションの種類
2 ドキュメント
コンパクトリスト
セキュアファイルの読み込み中、しばらくお待ちください。