QorIQ® P2040/P2041 Multicore Communications Processors with Data Path
デザイン・ファイル
完全な内訳を受け取ります。 製品の設置面積などについては、 eCad ファイル.
お客様の素早い設計とより早い製品化を実現する、技術情報と専門知識をご紹介します。
The dual-core P5020 and single-core P5010 processors deliver 64-bit processing, based on the e5500 core built on Power Architecture® technology. With frequencies scalable to 2.0 GHz, large caches and high per-cycle efficiency, these products target control plane and computer applications that require high single-threaded performance.
The P5 platform leverages architectural features pioneered in the P4 platform, including the three-level cache hierarchy for low latencies, hardware hypervisor for robust virtualization support, data path acceleration architecture (DPAA) for offloading packet handling tasks from the core and the CoreNet® switch fabric that eliminates internal bottlenecks. This enables architectural compatibility from the P5 platform to the P4 platform as well as to the P3 platform.
注: 製品の特徴を見るには、このウィンドウを閉じます。.
部品番号: P5010NSN7VNB, P5010NXN7TNB, P5020NSE7QMB, P5020NSE7TNB, P5020NSE7VNB, P5020NSN7TNB, P5020NSN7VNB, P5020NXE7QMB, P5020NXE7TNB, P5020NXN7QMB, P5020NXN7TNB, P5020NXN7VNB.
P5020 | P5010 | |
---|---|---|
Cores | 2 | 1 |
Core Frequency | 1.6 to 2.0 GHz | 1.6 to 2.0 GHz |
L2 Cache | 512 KB | 512 KB |
L3/Platform Cache | 2 MB | 1 MB |
DDR3 | 2x 64-bit | 1x 64-bit |
GbE | 5x 1 GbE 1x 10 GbE | 5x 1 GbE 1x 10 GbE |
SERDES | 18 Lanes | 18 Lanes |
Security | Trust | Trust |
|
|
|
|
|
|
---|---|---|---|---|---|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
クイック・リファレンス ドキュメンテーションの種類.
1-5 の 39 ドキュメント
セキュアファイルの読み込み中、しばらくお待ちください。
クイック・リファレンス ソフトウェア・タイプ.
5 ソフトウェア・ファイル
注: より快適にご利用いただくために、ソフトウェアのダウンロードはデスクトップで行うことを推奨します。
セキュアファイルの読み込み中、しばらくお待ちください。
1 トレーニング